Zero Instruction Set Computer

z Wikipédie, slobodnej encyklopédie
Prejsť na: navigácia, hľadanie

Zero Instruction Set Computer, skrátene ZISC (doslova počítač s nulovou inštrukčnou sadou) je technológia priemyselných čipov založená na „pattern matching“ technológii. Názov vychádza z paralely k RISC procesorom s redukovanou inštrukčnou sadou, pričom ZISC nemajú žiadnu inštrukčnú sadu v klasickom slova zmysle. ZISC je technológia založená na umelých neurónových sietiach.

Prvá generácia ZISC čipov obsahovala 36 nezávislých umelých neurónov. Každá z týchto buniek porovnáva vstupný vektor s podobným vektorom uloženým v pamäti. Ak sa vstupný vektor zhoduje s vektorom v pamäti, neurón excituje výstupný signál.

Pozri aj[upraviť | upraviť zdroj]